HDL HDL(Hardware Description Language),是硬件描述语言。顾名思义,硬件描述语言就是指对硬件电路进行行为描述、寄存器传输描述或者结构化描述的一种新兴语言。 主流的HDL分为VHDL和Verilog HDL。VHDL诞生于1982年。在1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言。自IEEE公布了VHDL的标准版本,IEEE- 1076(简称87版)之后,各EDA公司相继推出了自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。此后VHDL在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准的硬件描述语言。 Verilog HDL是由GDA(Gateway Design Automation)公司的PhilMoorby在1983年末首创的,最初只设计了一个仿真与验证工具,之后又陆续开发了相关的故障模拟与时序分析工具。1985年Moorby推出它的第三个商用仿真器Verilog-XL,获得了巨大的成功,从而使得Verilog HDL迅速得到推广应用。1989年CADENCE公司收购了GDA公司,使得VerilogHDL成为了该公司的独家专利。1990年CADENCE公司公开发表了Verilog HDL,并成立LVI组织以促进Verilog HDL成为IEEE标准,即IEEE Standard 1364-1995。 由于GDA公司本就偏重于硬件,所以不可避免地Verilog HDL就偏重于硬件一些,故Verilog HDL的底层统合做得非常好。而VHDL的逻辑综合就较之Verilog HDL要出色一些。所以,Verilog HDL作重强调集成电路的综合,而VHDL强调于组合逻辑的综合。所以笔者建议,你作重于集成电路的设计,则只需Verilog HDL就可以了,若你要进行大规模系统设计,则你就必须学习VHDL。 目前在我国广泛应用的硬件描述语言主要有:ABEL语言、AHDL语言、Verilog语言、和VHDL语言,其中Verilog语言和VHDL语言最为流行。 高密度脂蛋白 HDL(high density lipoprotein),即高密度脂蛋白。亦称为a1脂蛋白。比较富含磷脂质,在血清中的含量约为300mg/dl。其蛋白质部分, A-Ⅰ约为75%, A-Ⅱ约为20%。由于可输出胆固醇促进胆固醇的代谢,所以现在作为动脉硬化预防因子而受到重视。HDL主要由肝和小肠合成。肝合成的新生HDL以磷脂和ApoAⅠ为主。在LCAT作用下,游离胆固醇变成胆固醇酯,脂蛋白则变成成熟球形HDL3,再经LPL作用转变成HDL2。 HDL可将蓄积于末梢组织的游离胆固醇与血液循环中脂蛋白或与某些大分子结合而运送到各组织细胞,主要是肝脏。实际上是胆固醇逆转(RCR),RCT促进组织细胞内胆固醇的清除,维持细胞内胆固醇量的相对衡定,从而限制动脉粥样硬化的发生发展,起到抗动脉粥样硬化作用。Golmset指出,LCAT通过转酯化反应完成新生盘状HDL向HDL3、HDL2的转化,减少血浆HDL中游离胆固醇的浓度,构成胆固醇从细胞膜流向血浆脂蛋白的浓度梯度,降低组织胆固醇的沉积。 高密度脂蛋白:它运载周围组织中的胆固醇,再转化为胆汁酸或直接通过胆汁从肠道排出,动脉造影证明高密度脂蛋白胆固醇含量与动脉管腔狭窄程度呈显著的负相关。所以高密度脂蛋白是一种抗动脉粥样硬化的血浆脂蛋白,是冠心病的保护因子。俗称“血管清道夫”。
广州河东科技有限公司(HDL)